|
|
楼主 |
发表于 2016-5-16 13:47:03
|
显示全部楼层
回复 7# damonzhao
不好意思,问您个问题,是我一直以来的困惑:在PT中修timing ECO时,我们会优先选择用size_cell的方法。不用insert buffer,因为不会破坏net的信息,因为PT不知道版图信息,只是insert buffer把net打断了,并不知道打断后怎么分配RC,所以修完logic DRC后,在PT中分析的setup和hold都是不准的,pt评估的还是不够准
,如果是在pt中fix,最好还是不要动net,一动net就没那么准了,若不用insert buffer,影响会小一些,但是现在PT可以吃DEF了,可以知道版图的信息了,所以两种方法并没有什么优先级了,对吗?求证
第二个问题是:在PT中做timing ECO 时的flow是怎样的?实际工程中timingECO 是先选择size_cell中的换VT?因为cell大小不变,如果是多Vt的,就是先看用size_cell的换vt能不能修掉,对吧?因为size_cell的换驱动,也会破坏net的信息? |
|