在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3150|回复: 6

[求助] 如果寄存器都还有使能端 或 复位端,占用的FPGA资源会变大吗?

[复制链接]
发表于 2014-11-29 09:54:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果我的代码是这样的:always@(posedge CLK)begin
   if(EN==1)begin
       reg1<=...
       reg2<=....
       ...........
   end
end
然后寄存器就有使能端了是吧,然后占用的FPGA的资源会变大吗?(类似的还有复位端)
(其实我想的是,如果去掉这些关于使能或者复位的代码,占用的资源会不会少一点。。)
发表于 2014-11-29 15:32:06 | 显示全部楼层
与其去掉始能,还不如用异步复位,节约资源。实际上fpga内的reg都是有始能的。
 楼主| 发表于 2014-11-29 22:04:10 | 显示全部楼层
回复 2# acgoal

那个,我还是不太明白,啥叫   “与其去掉始能,还不如用异步复位”?意思是不是   “有没有使能端 对资源占用的影响不大,而在需要复位的时候选择异步复位的话资源占用比较少”  ?
发表于 2014-11-29 22:21:07 | 显示全部楼层
据我所知,Xilinx fpga的DFF都是有使能端的,不占用额外的逻辑
发表于 2014-11-30 13:24:41 | 显示全部楼层
回复 3# zhuyuefeng2009


    1. fpga的reg有始能端口,所以一般来说,用始能信号不会增加逻辑。
    2. fpga的reg没有同步reset端口,都是异步reset,所以你用同步reset的话,那么需要用额外的逻辑来实现reset的同步功能。
    3. 一般的fpga复位时低电平复位,如果用高电平,那么还要一个反向器。
 楼主| 发表于 2014-11-30 16:19:19 | 显示全部楼层
回复 5# acgoal

哦,那么连线资源会多占用吗?或者说,由于连线资源的使用导致逻辑资源的增大,或者连线延迟的增大?
发表于 2014-11-30 19:12:07 | 显示全部楼层
多一根线,连线资源就会多占用,另外,FPGA里面的LUT是可以作为连线用的,所以不仅仅是增加连线和恶化时序。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-24 13:13 , Processed in 0.018989 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表