在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7321|回复: 11

[求助] Sigma-delta调制器多位量化中的DAC精度问题

[复制链接]
发表于 2013-11-15 13:07:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在连续时间Sigma-delta调制器中,采用四位量化,对电流舵DAC的要求也随之提高,加入整个调制器的精度要达到12位,也就要求多位DAC的精度至少为12位,可是四位量化产生的15个控制字是温度计码,也就是DAC最多也只能达到4位精度啊,这应该怎么理解呢?
 楼主| 发表于 2013-11-15 17:00:00 | 显示全部楼层
不要沉了啊
发表于 2013-11-15 17:14:54 | 显示全部楼层
精度是精度,分辨率是分辨率,就像尺子,你可以自己手工画刻度,最小单位标的很小,但是精度其实很差,但是正规买的尺子也许只标到米,但一米的确是一米而不是1.01米。
 楼主| 发表于 2013-11-15 20:48:59 | 显示全部楼层
回复 3# gaojun927
你好,能具体解释一下吗?
发表于 2013-11-16 00:28:22 | 显示全部楼层
量化位数少不代表精度不好。就像1Bit SD ADC,其精度照样可达到16Bit(虽然和这里不太是一个道理)。精度是指在量化时此电压位置是否能准确反映出理论值。
 楼主| 发表于 2013-11-18 00:08:49 | 显示全部楼层
回复 5# mystrip

你好,谢谢你的解释,我确实还不是很理解。就像你说的1bit量化的例子,要达到16bit的精度,那么反馈DAC也是1bit的,1个1bitDAC达到12位精度,论文中很少有讨论说1位量化的DAC问题;如果是4位量化,那么DAC的精度反而成了制约因素,对此我还是很迷惑。能继续解释吗?谢谢
发表于 2013-11-18 09:13:43 | 显示全部楼层
DAC的精度是4比特,但是由于传输函数的特点,这个量化噪声将会被noise shaping到高频,就是说在带内留下的部分很少,这样整个ADC就能够达到很高的信噪比。
4bit比1bit量化可能带来的问题是DAC本身的非线性,这个非线性可能会导致信号的谐波的产生。这个东西是不会被移到高频去的,将会导致ADC的SNDR的下降,所以是重点研究的对象。一般会用DEM的算法加以消除
 楼主| 发表于 2013-11-19 00:22:25 | 显示全部楼层
回复 7# xuriver2012


    你好,谢谢你的解释。如果仅仅是前仿,没有人为地加入适配,那是不是就不需要考虑非线性呢?谢谢
发表于 2013-11-19 16:38:25 | 显示全部楼层
回复 8# violet516


    是的
 楼主| 发表于 2013-11-22 15:16:01 | 显示全部楼层
我发现我的DAC的输出阻抗只有30K左右,要怎么增加 DAC的阻抗呢?有哪些方法呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-9 05:55 , Processed in 0.021453 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表