|  | 
 
 发表于 2013-7-25 23:39:22
|
显示全部楼层 
| 還是不太相同, CDR = clock data recovery , 因為 把 clock & data 包含在一起來 ,
 目前 serial 都是 cdr , serdes 就是 pallrallel 轉 serial 經過 NRZ   .. ethernet 會使用 10b8 ?
 去編  , USB 是 nrz 方式
 再說 CDR  分
 半數位的 使用 multi phase 去 sample -> 類似 over sample . 如40ghz 可能 使用 5GHZ clock phase * 8 組   在合起來 .. 變到 40GHZ .
 
 另類是 PLL 使用 40GHZ *N  ..
 以往 PLL 鎖都須要 比 signal clock 快很多 , 使用 x4 已算比較低 .
 很多 PLL 是 x4 x8 x10 鎖 , PLL 還有 lock range , lock response speed .
 但是 serdes 類好像有些是使用 multi phase sample .
 就是 做 phase shift clock => VCO 可得到 .
 
 沒做過 40GHZ CDR  .不知道 是那方式 ?
 如此快 那表示 clock 的 jitter 會很小 .jitter 不是 chip 做而是 device 先天 noise ..
 意外產生
 如同 usb 須要過 eye pattern  , 有些jitter 是因為要過 emi 故意做的 .
 40GHZ CLOCK 是否 45nm 65nm process 能做到 ??
 那目前 tsmc 都能run  28nm 20nm ..那 ring vco 能到多高阿  ??
 難怪現在 連 arm cpu 都是 ghz 跑 ..
 
 SOC APR 要跑ghz  ..routing delay 應該都很重要
 | 
 |