在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: wpbuaa

[求助] 关于PLL和CDR

[复制链接]
 楼主| 发表于 2012-11-26 21:17:05 | 显示全部楼层
回复 21# lwjee


收到,  多谢指教~
发表于 2012-11-26 22:47:07 | 显示全部楼层
回复 20# wpbuaa


    同学。你用的是什么结构啊?
 楼主| 发表于 2012-11-26 23:08:28 | 显示全部楼层
回复 23# ys0290


   我才刚看拉扎维的光通信的书,感觉这CDR和PLL差别貌似只有PD不同,我们做的是40G的,大概是只能用半速率或者1/4速率的(我自己瞎想的,不知道对不对)。
 楼主| 发表于 2012-11-26 23:16:56 | 显示全部楼层
回复 23# ys0290

我也想问一下,我们这个课题另外一个人在做serdes要用的PLL,我现在感觉二者区别只有PD,我做CDR是不是和他的工作就重复了。不知道我说的对不对
发表于 2012-11-26 23:32:39 | 显示全部楼层
发表于 2012-11-27 03:43:36 | 显示全部楼层
这么高。。。这还真不知道
 楼主| 发表于 2012-11-27 11:35:31 | 显示全部楼层
回复 26# ygchen2


  如果不用PI,就必须做一个40G的VCO?
 楼主| 发表于 2012-11-27 11:36:36 | 显示全部楼层
回复 27# zzh929


   我看国内也有速度高的,我看到那边东南的论文只有仿真结果
 楼主| 发表于 2012-11-27 11:37:23 | 显示全部楼层
回复 28# waveguides


   是有点。。。
发表于 2012-11-27 13:16:57 | 显示全部楼层
回复 26# ygchen2


    phase interpolator也是要在PLL上进行相位内插,还是要PLL。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-1 16:40 , Processed in 0.026501 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表