|
发表于 2012-12-25 21:28:57
|
显示全部楼层
据个人分析:造成此结果的原因应该是Up,Dn电流源不匹配!Dn电流略大于Up电流,即Idn+deltaI = Iup, delatI << Idn, Iup, 所以Vctl的稳态需要先充一小部分时间的电,以抵消由于不匹配电流造成的电荷泄放,以最终达到净电荷deltaQ为0,Vctrl不变,由于这是电路固有问题,所以Vctrl的改变周期正好是参考时钟周期Tref,频率为5MHz,如原图所示。
至于相位裕度,的确不会超过42 deg,主要是楼主分频比太大了,然后Icp又这么小,按照这样的分频比,Icp要等于355uA左右,才够。当然增大C2,也可改善相位裕度。相位裕度过小,导致Vctrl时域的建立时间无非是要很长的,至于振荡,相位最大接近-180,不满足振荡条件! |
|