马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 zhaoyang1988410 于 2012-10-18 20:51 编辑
PLL全部用电路模块搭建之后,PLL无法锁定,VCO控制端波形如上图(无法锁定): 各个模块的参数如下:参考频率5MHZ;CP电流50uA;VCO此时的工作频率为6.1GHZ,Kvco从150MHZ/V到250MHZ/V之间变化;1/N分频器N=1220;二阶LPF的C1=3PF,R2=400K,C2=12PF(R2、C2同支路)。
使用排除法,首先将VCO和BUF用理想Veriloga编写(此时Kvco恒定,设为200MHZ/V),此时的PLL可以锁定,这就可以证明PLL环路是稳定的,各个模块的参数设置应该没问题,可能是VCO的问题; 但是我将VCO用电路级代替,BUF和1/N分频器用理想Veriloga代替,PLL还是锁定的,又证明了VCO的电路没问题,这个就与上面的现象矛盾了。 因此我猜测可能是那个BUF的问题,但是我用的这个BUF是结构最简单的两个电阻做负载的差动对构成的,应该对PLL的锁定没有什么影响的。
上面的结论既证明VCO有问题另一个又证明VCO没问题,请问有没有人遇到过这样的问题?难道是BUF的影响吗?但是BUF结构很简单很常见,应该没什么影响的。还是VCO和BUF不匹配?(要是有附件的话不要下载。我发错了)
问题补充一下:
下面的tran怎么解释呀?看似锁定,但是并没有锁定,一直上下跳动
电荷泵的结构就是池保勇那本红色书中提到的结构,下图:
我前几天仿真的一个波形如下,怎么解释啊?
今天听到一个人说PLL的相位欲度可以通过仿真软件测试出来,用库里面的iprobe来测,请问有谁测过啊?他说手算的一般都很不准确
|