在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: zhaoyang1988410

[求助] PLL不锁定现象描述

[复制链接]
发表于 2012-12-25 22:45:10 | 显示全部楼层
Iup Idn不匹配
发表于 2014-6-9 14:40:53 | 显示全部楼层
楼主你的问题最后怎么解决的,我也遇到类似问题,真心求助………………
发表于 2014-8-27 21:21:24 | 显示全部楼层
回复 5# semico_ljj


   这个很常见
发表于 2014-12-8 00:39:59 | 显示全部楼层
vvxvxvxvxvxvxvvxvxc
发表于 2014-12-8 13:59:45 | 显示全部楼层
其实99%是你的低通滤波器电阻太大造成的,400K!!,
从来就没有见过那么大的,别人都是400 Ohm!!, 大一些的也就是1K~20K了,
那么大的电阻,charge pump的电荷都过不去,建议你把电阻减少到10K,然后重新计算环路参数。

你电路里面的问题太多了,
1, 电阻太大
2, C2/C1 =3, Razavi书上提到至少10~20. 也就是C2=100,C1=5~8 pf
3, 计算一下环路延迟,看一下对稳定性的影响。
4, 计算一下400K的电阻的噪声有多大
5,计算一下你的环路带宽, 我算了一下Wn=150K, Wc=600K, 你的wref=5MHz, 那么wc/wref>1/10 了。
多动笔算算。
发表于 2015-1-19 16:20:33 | 显示全部楼层
LZ解决了么?

遇见一个差不多的问题,难不成是分频比的问题?
发表于 2015-1-19 17:52:06 | 显示全部楼层
这个现象就是PLL不稳定,你的参数计算出的PLL开环特性很不理想。随便找个PLL的论文,都会有计算推导过程,你需要仔细计算调整LPF/CP参数。
发表于 2015-3-10 17:26:55 | 显示全部楼层
单仿VCO+Buf,把Vctrl设置为VDD/VSS,保证VCO工作在最高频率,看buf是否能正确输出
发表于 2015-3-17 19:40:50 | 显示全部楼层
Charge pump current mismatch is very large
发表于 2015-3-17 20:55:09 | 显示全部楼层
mark。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 01:20 , Processed in 0.023806 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表