在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13438|回复: 17

[求助] 关于Clock INV和BUF的优缺点

[复制链接]
发表于 2012-9-15 22:11:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在CTS时,一般选用clock buf和inv,这两者各有什么优缺点啊?
首选是哪一个啊?在占空比方面有什么不一样呢?
求高手指教!
发表于 2012-9-16 11:19:47 | 显示全部楼层
貌似inv duty cycle好一些,都用用看看结果再选吧。坐等高手讲解。。
 楼主| 发表于 2012-9-16 21:48:33 | 显示全部楼层
回复 2# kay443


    好像是INV的占空比要好一些,求高人详解!
发表于 2012-9-16 21:51:28 | 显示全部楼层
看每日一题
 楼主| 发表于 2012-9-17 15:19:22 | 显示全部楼层
回复 4# damonzhao


    我看过每日一题,那个只是说到了INV对duty cycle有利,但并没有具体讲原因,我想知道一下,到底是怎么有利的?
请指教!
发表于 2012-9-17 21:38:38 | 显示全部楼层
你假设buf的rise transition = 0.1, fall transition =0.2,
自己连10个buf,从第一个的输入到第十个的输出,画他们的波形图看看就知道了
发表于 2012-9-18 11:12:58 | 显示全部楼层
DCD 会好些  对DDR 等接口timing closure 有好处
 楼主| 发表于 2012-9-19 09:48:43 | 显示全部楼层
回复 6# 陈涛


    自己用手画吗?
不会啊!
能否再详细解释一下哦!
发表于 2012-9-19 09:53:10 | 显示全部楼层
回复 6# 陈涛


    CTS不是应该用CK的BUF么,这样的话rise和fall的transition应该是差不多的阿?
发表于 2012-9-19 16:02:13 | 显示全部楼层
相对于buffer,Inv 一般更建议被用于CTS。
Inv有如下好处:
(1)级数少,skew小,buffer一定是偶数级(一般是2级),在Clock tree loading确定的情况下,如果要取得同样的skew和slew,Inv用的级数一般会比buffer要少(因为无论哪种driving的buffer,它的第一级device size通常较小,根据logic effort来计算,用Inv的话级数会少些)
(2)更低的power 和 leakage因为级数少;
(3)更好的distortion (duty cycle) control,因为process varation 或其它因素,device会有一些偏差,导致duty cycle distortion; 但这种偏差可以被同样size的Inv来抵消掉,而buffer第一级和第二级size不一样,所以如果buffer的第一级产生偏差后,它引起的duty cycle distortion是无法被第二级抵消的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 23:17 , Processed in 0.023558 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表