在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5413|回复: 11

[求助] 时钟无法送入fpga,可能是什么原因?

[复制链接]
发表于 2012-6-26 22:57:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用spartan6 fpga,用pcb板上的晶振产生25MHz时钟通过管脚送入fpga,fpga不工作。
于是再通过另一管脚直接输出时钟,无法检测到输出的时钟。
晶振在板子上是可以检测到时钟的,所以不会是晶振的问题,
可能会是什么原因呢?
1,pcb板画错:没有把晶振接到fpga管脚。
2,ucf文档写错,绑定的管脚不对
3,电压不匹配
4,还有什么可能呢?
发表于 2012-6-26 23:19:43 | 显示全部楼层
如果觉得原理图错误了,请把原理图贴出来让大家看看
 楼主| 发表于 2012-6-26 23:57:26 | 显示全部楼层
公司管制,拿不出来。
发表于 2012-6-27 00:23:27 | 显示全部楼层
25MHz 时钟是直接在FPGA里用,还是经过DLL?如果是经过DLL,可以查查DLL是不是有错。
发表于 2012-6-27 08:34:05 | 显示全部楼层
如果有条件的话,享用chipscope采一下输入时钟,如果没有的话,说明是输入你的代码端以前就除了问题,这是时候查ucf,或者检查pcb,实在不行就飞个晶振出来

如果chipscope有时钟输入的话就是你后面代码部分的问题了

这个问题感觉不是很难解决,但是要找到问题的地方,还是要花时间的

最重要的是通过各种工具(chipscope,万用表,飞线)等方式,尽快确定问题

bless
发表于 2012-6-27 16:08:29 | 显示全部楼层
用chipscope来确定是否是你的DCM工作不正常哦。
发表于 2012-6-27 22:35:13 | 显示全部楼层
你如果是晶振直接接入的话
请关照一下时钟幅值是否满足你的FPGA的bank要求
发表于 2012-6-28 09:11:21 | 显示全部楼层
回复 7# poiu_elab


  这个应该好解决吧
发表于 2012-6-28 16:43:27 | 显示全部楼层
是BGA封装的FPGA么,个人觉得先排除PCB问题,确认FPGA时钟引脚与晶振之间连接是否ok
发表于 2012-6-28 17:53:44 | 显示全部楼层
首先你FPGA有没有配置成功?!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 21:39 , Processed in 0.028474 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表