在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9914|回复: 17

[求助] 为什么32nm工艺下温度对器件性能的影响跟45nm以上的相反呢?

[复制链接]
发表于 2012-6-14 11:12:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
为什么45nm时,温度越高,性能越差,但是到32nm时温度高了,性能反倒是更好了呢?求解释
发表于 2012-6-14 21:47:14 | 显示全部楼层
哪个corner?  TT  corner  or SS corner?  I remember both of them are similar
发表于 2012-6-14 22:22:45 | 显示全部楼层
低温反型效益吧
发表于 2012-6-17 10:21:32 | 显示全部楼层
虽然不太清楚是不是你想知道的,但我看过资料讲低温反型效应。在65nm下 ,延时最大的corner不是高温下的worst case 而是 低温下的 worst case low temperature。导致这种现象的直接原因是器件栅电压随着工艺进步也在下降。影响器件延时的两个因素:阈值电压和电子迁移率都是温度的函数,但是随着温度的变化,这两种参数却在相反的方向影响器件的延时。温度降低,电子迁移率升高,延时减小,而阈值电压升高,增大延时,反之亦然。在65nm以上,也就是高栅电压下,电子迁移率占主导,但到了低栅电压下,阈值电压就占了主导。所以低温下虽然电子迁移率有提高,但是阈值电压也太高了。
发表于 2012-6-17 20:08:41 | 显示全部楼层
这个帖子的确算是长见识了
发表于 2012-6-19 13:23:30 | 显示全部楼层
temperature inversion effect. 看foundary的工艺的特性, 这概念从90nm就开始讲了, 有些foundry 90nm就有这效应, 有些到45nm 才出现这效应. 该效应直接导致sign-off corner增多.
发表于 2012-6-19 14:17:07 | 显示全部楼层
electron mobility is the dominant factor.
发表于 2012-6-20 10:34:29 | 显示全部楼层
學到了 謝謝
发表于 2012-8-31 11:10:15 | 显示全部楼层
确实长见识了!
发表于 2012-8-31 14:12:50 | 显示全部楼层




      这种低温反型效应,是由于在低温下粒子的杂质散射起主要作用。我们知道半导体中粒子的碰撞主要是以晶格散射和杂质散射的形式表现出来。在一定电压条件下,高温时,由于粒子的热运动速度快,导致迁移率降低;低温时,粒子运动速度变慢,迁移率会增大。
        在工艺发展过程中,电源电压降低的同时阈值电压也在按比例缩小, 而管子的阈值电压主要是通过参杂的方式来调节的。当阈值电压减小,参杂的浓度升高,杂质散射就占据主导作用。杂质散射主要原理:低温时 粒子运动速度慢,受到邻近的参杂粒子的作用力的影响,减缓了粒子定向移动的速率(迁移率)。因而会出现低温时,器件性能降低的现象。  仅个人观点,大家一起讨论啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 09:27 , Processed in 0.030783 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表