|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
请教大家一个问题,假设芯片主时钟来源有两个clk1,clk2,经过一个MUX,MUX选通端为S,输出端为Y,clk1和clk2只是来源不同,用处完全相同,
内部的generated clock的source也全都设在了MUX的Y端,在综合的时候是将clk1,clk2看成两种不同的模式,通过设置set_case_analysis 0/1 S
来进行综合(先用clk1综合,再clk2增量编译),到CTS的时候,已经将S端的case_analysis remove了,为什么所有的generated clock的source
全是clk2?clk1,clk2的sink个数相差非常大,请问该如何正确设置(综合时及CTS时)? |
|