在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 145|回复: 4

[求助] 设计10bit SAR ADC前仿真enob太低

[复制链接]
发表于 昨天 16:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我将比较器换成理想的,enob=10,但是比较器单独仿真,noise是满足SAR ADC的设计的,请问可能是什么原因?
发表于 昨天 16:35 | 显示全部楼层
Hi,怎么仿的noise cdac电容量级是多少,比较器输入对管尺寸是多少。麻烦依次回答下。
 楼主| 发表于 昨天 16:46 | 显示全部楼层


dxwn 发表于 2025-7-14 16:35
Hi,怎么仿的noise cdac电容量级是多少,比较器输入对管尺寸是多少。麻烦依次回答下。
...


用的是动态比较器,加100倍工作频率的transient noise,扫描比较器的输入电压,仿真数个周期,当正确率为84%的时候,对应的电压就是比较器的sigma(输入参考噪声)。我设计的SAR ADC LSB是700uV,设计的比较器的3σ<0.5LSB.  
电容阵列用的vcmbased,单位电容5f,单边总电容2.56p。
比较器输入对管尺寸是扫描来的,12u,enob大概在9位。


发表于 昨天 17:49 | 显示全部楼层
电容阵列上的余量+量化的电压的性能有多少
发表于 昨天 18:08 | 显示全部楼层
实际比较器的输入端寄生电容是什么量级,小信号比较的时候有没有亚稳态?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-15 05:32 , Processed in 0.018152 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表