在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8173|回复: 6

请问一下,数电的触发器都要采用相同的边沿触发吗?

[复制链接]
发表于 2008-3-5 10:10:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有一个电路,采用的都是时钟下降沿触发,结果导致各个信号的边沿靠得很近。再用这些信号去生成其它逻辑时,就很容易产生毛刺,而且可能出现逻辑错误。所以,我想把一些生成关键信号的触发器采用上升沿触发,使得这些信号的边沿与时钟下降沿分隔开来。之前没有多少实践,不知这样行不行,请各位达人指点。
发表于 2008-3-5 22:33:05 | 显示全部楼层
随便那个沿都可以,关键是必须满足建立保持时间。
发表于 2008-3-7 14:22:55 | 显示全部楼层
可以把组合逻辑的输出再经过一级时钟下降沿触发的寄存器,一般来说可以避免把毛刺或错误的输出引入到后面的电路中
发表于 2008-3-7 15:14:40 | 显示全部楼层
逻辑链太长就要切割开
发表于 2008-3-7 16:33:04 | 显示全部楼层
为了设计的同步,所以全部采用下降沿触发
至于后面的逻辑有毛刺是正常现象,不影响后面的使用(如果后面也都是下降沿触发的话)
如果需要消除毛刺,可通过一个下降沿的触发器,不过回有一个时钟周期的研时
 楼主| 发表于 2008-3-10 13:19:27 | 显示全部楼层
谢谢了。




原帖由 pmdddd 于 2008-3-7 16:33 发表
为了设计的同步,所以全部采用下降沿触发
至于后面的逻辑有毛刺是正常现象,不影响后面的使用(如果后面也都是下降沿触发的话)
如果需要消除毛刺,可通过一个下降沿的触发器,不过回有一个时钟周期的研时

发表于 2008-3-11 15:01:49 | 显示全部楼层
那要看你的设计需要了,如果一定要双沿触发的话,那也没办法。
不过尽量还是要统一到一个沿触发。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 03:12 , Processed in 0.029270 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表