在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 695|回复: 5

[求助] Sigma delta ADC的参考输入电压的问题

[复制链接]
发表于 2025-1-16 17:50:53 | 显示全部楼层 |阅读模式
20资产
在积分器中,经过一位DAC后会反馈给积分器一个参考电平,也就是图中的Vr+和Vr-


但是在论文里,有的是VDD和VSS,有的是VDD/2和VSS,那么这个值大小怎么确定呢,它怎么影响整体的工作

我在设计好的SD_ADC中发现,如果Vr+设置为vdd/2时,整体输出就溢出了,有人告诉我说可能是超过了运放的输出摆幅,但是我换成了理想的运放后,依旧会出现这个问题(第一级差分输出在正弦差分输入变大是会停留在±1.4V)

然后我将Vr+改成VDD后,虽然输出摆幅也大,但是没有出现想图中这样的情况了,所以会有上边说的问题。

请各位前辈指教

5.png
第一级积分器电路.png
结果.png
发表于 2025-1-16 20:43:58 | 显示全部楼层
Vref = VR+ - VR-就是你的参考,一个normal的ADC,输入最大范围假定就是Vref,那么你现在强行把Vref从VDD变成了VDD/2,输入信号幅度不变,那就会发生过载
发表于 2025-1-17 08:59:37 | 显示全部楼层
VREF会参与你的反馈系数计算的,vref改变,调制器的反馈系数就变了
 楼主| 发表于 2025-1-17 10:25:10 | 显示全部楼层


风也信子 发表于 2025-1-16 20:43
Vref = VR+ - VR-就是你的参考,一个normal的ADC,输入最大范围假定就是Vref,那么你现在强行把Vref从VDD变 ...


没太听懂,能细致的讲一下吗前辈
发表于 2025-1-20 13:46:07 | 显示全部楼层
如果你的参考变成了VDD/2,那么对应你的输入信号也应该变为Vin/2,如果输入信号幅度不变当然会超出范围导致过载
发表于 2025-2-7 18:13:57 | 显示全部楼层
感覺是你沒有先計算過迴路參數,你可先用simulink模一下。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-29 04:07 , Processed in 0.021468 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表