|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
请教一下, DDR内部时钟频率为什么提不上去? 是IC内部什么结构导致的?
以下从网上复制过来的,不知道对不对。
Internal Rate: SDRAM内部时钟频率MHz
DDR1 SDRAM内部时钟频率=100-200MHz
DDR2 SDRAM内部时钟频率=100-266.67MHz
DDR3 SDRAM内部时钟频率=100-266.67MHz
DDR4 SDRAM内部时钟频率=133.33-266.67MHz
I/O Bus Clock: 总线时钟频率MHz
DDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz
DDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz
DDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz
DDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz
Transfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200
DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
DDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s
DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s
DDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s
等效频率之上则不属于JEDEC规范内的频率, 比如DDR4规范最高就是4266, 不过这里指的是原生4266, 和大众所理解的OC到4266不是一个概念
|
|