在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3265|回复: 10

[求助] cpll电荷泵设计技巧

[复制链接]
发表于 2023-1-9 18:10:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 kyingdo 于 2023-2-10 11:56 编辑

偏置电压产生支路与CP支路完全对称(用放大器将CP输出电压复制到偏置支路)
在一篇帖子中看到了这样的设计经验,用来降低动静态的电流失配,不是很懂。在论文中也看到了这样的结构如图,但是没有详细的解释。求问。
发表于 2023-1-9 19:02:36 | 显示全部楼层
self-cascode PMOS和NMOS电流源的作用就是以减少一些匹配精度的代价来增加电流源的输出电阻

左边的运放使上面两个self-cascode PMOS电流源的Vds精确相等,这样PMOS电流源的匹配会更加精准

左边运放的输出RC滤波器的作用之一是过滤loop filter输入到左边运放然后到pbias的噪声。
作用之二是增强PMOS电流镜对高频电源噪声的抵抗能力

右边UP DNb UPb DN四个开关管及运放的作用是减少PMOS和NMOS电流镜的电荷共享(charge share),拉扎维的书上有详细的讲解

最后分享一个反向LED芯片里面的80M PLL电路

https://bbs.eetop.cn/thread-896212-1-1.html
 楼主| 发表于 2023-1-9 20:47:53 | 显示全部楼层
本帖最后由 kyingdo 于 2023-1-9 20:54 编辑


math123 发表于 2023-1-9 19:02
self-cascode PMOS和NMOS电流源的作用就是以减少一些匹配精度的代价来增加电流源的输出电阻

左边的运放使 ...


太感谢了,被大佬看到了呜呜呜呜呜呜呜呜呜呜呜
另外想问大佬,为什么左边的运放会使pmos电流源的Vds精确相等呢?
 楼主| 发表于 2023-1-9 22:43:25 | 显示全部楼层


math123 发表于 2023-1-9 19:02
self-cascode PMOS和NMOS电流源的作用就是以减少一些匹配精度的代价来增加电流源的输出电阻

左边的运放使 ...


大佬还是没懂为什么对称可以降低失配啊
发表于 2023-1-10 09:35:06 | 显示全部楼层


kyingdo 发表于 2023-1-9 22:43
大佬还是没懂为什么对称可以降低失配啊


你要先学会拉扎维的书才能弄懂这些电路,拉扎维的书是三大圣经中电路知识和技巧最高的

 楼主| 发表于 2023-1-11 02:30:44 | 显示全部楼层


math123 发表于 2023-1-10 09:35
你要先学会拉扎维的书才能弄懂这些电路,拉扎维的书是三大圣经中电路知识和技巧最高的

...


感谢,基本内容已经懂了。最后还想问您一个问题,这个偏置电路的数量怎么决定呢?
发表于 2023-1-11 09:06:11 | 显示全部楼层


kyingdo 发表于 2023-1-11 02:30
感谢,基本内容已经懂了。最后还想问您一个问题,这个偏置电路的数量怎么决定呢?
...


可参考上面链接的CPPLL电路
 楼主| 发表于 2023-1-11 09:21:39 | 显示全部楼层


math123 发表于 2023-1-11 09:06
可参考上面链接的CPPLL电路


请问能否直接点明,还是很困惑?
发表于 2024-7-6 17:13:26 | 显示全部楼层
不晓得为什么,看不到楼主的图片
发表于 2024-9-6 13:44:22 | 显示全部楼层


模拟ic设计小白 发表于 2024-7-6 17:13
不晓得为什么,看不到楼主的图片


因为他好像就没图hhhhhhhhh
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 01:24 , Processed in 0.020624 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表