在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: mao_9270

[求助] 反相器毛刺

[复制链接]
发表于 2024-4-15 11:07:41 | 显示全部楼层


XXXiab 发表于 2024-3-29 15:07
毛刺现象是由于时钟馈通现象 可以在反相器输出端接上一个电容或者将时钟沿上升或下降时间延长
...


谢谢大佬指导
发表于 2024-6-28 10:00:42 | 显示全部楼层
thanks
发表于 2024-6-28 13:37:06 | 显示全部楼层
馈通
发表于 2024-7-5 09:18:54 | 显示全部楼层
学习了
发表于 2024-11-1 15:08:33 | 显示全部楼层
发表于 2024-11-1 15:35:07 | 显示全部楼层
负载电容的大小怎么确定呢
发表于 2025-2-25 11:24:44 | 显示全部楼层


Telling 发表于 2023-11-1 14:07
信号跳变沿处可以等效为一个高频信号,NMOS和PMOS的cgd对这个高频信号而言是低阻通路,所以在信号跳变时 ...


学习了,感恩
发表于 2025-4-1 15:35:27 | 显示全部楼层
学习了
发表于 2025-4-17 14:15:36 | 显示全部楼层
本帖最后由 yqiyuan 于 2025-4-17 14:22 编辑

我感觉是这样:输入从低升高,跳变电压会通过Cgd couple到输出端,此时下管未导通无到地通路;直到下管开始导通(输入>Vth)时产生一股下拉电压来拉低输出电压。
e341718d14e73511130615f6f02c74eb_compress.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-28 18:09 , Processed in 0.024189 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表