在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5235|回复: 15

[求助] 反相器毛刺

[复制链接]
发表于 2022-5-4 20:58:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
仿真图:
image.png
输出端没有电容负载时,输出结果:
image.png
在输入上升沿和下降沿存在明显毛刺现象
但是如果在输出端接一个电容负载时,输出结果:
image.png
输出没有了毛刺现象
发表于 2022-5-5 15:38:46 | 显示全部楼层
由于Cgd的作用
 楼主| 发表于 2022-5-5 17:02:39 | 显示全部楼层


你好,可以说得详细些吗?
发表于 2023-11-1 14:07:46 | 显示全部楼层


mao_9270 发表于 2022-5-5 17:02
你好,可以说得详细些吗?


信号跳变沿处可以等效为一个高频信号,NMOS和PMOS的cgd对这个高频信号而言是低阻通路,所以在信号跳变时信号会通过电容前馈到输出从而产生毛刺。等信号在低(高)电平稳定后,输出才会被上(下)拉到VCC(GND)。
发表于 2024-3-14 09:57:18 | 显示全部楼层
学习
发表于 2024-3-14 11:06:02 | 显示全部楼层


Telling 发表于 2023-11-1 14:07
信号跳变沿处可以等效为一个高频信号,NMOS和PMOS的cgd对这个高频信号而言是低阻通路,所以在信号跳变时 ...


Thanks
发表于 2024-3-14 19:11:34 | 显示全部楼层
学习。。。。。。
发表于 2024-3-15 10:17:41 | 显示全部楼层


Telling 发表于 2023-11-1 14:07
信号跳变沿处可以等效为一个高频信号,NMOS和PMOS的cgd对这个高频信号而言是低阻通路,所以在信号跳变时 ...


请问那这种该怎么改进呢
发表于 2024-3-16 11:14:16 | 显示全部楼层


Telling 发表于 2023-11-1 14:07
信号跳变沿处可以等效为一个高频信号,NMOS和PMOS的cgd对这个高频信号而言是低阻通路,所以在信号跳变时 ...


学习
发表于 2024-3-29 15:07:40 | 显示全部楼层


编号89757 发表于 2024-3-15 10:17
请问那这种该怎么改进呢


毛刺现象是由于时钟馈通现象 可以在反相器输出端接上一个电容或者将时钟沿上升或下降时间延长
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 05:53 , Processed in 0.023024 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表