在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2679|回复: 0

[资料] 跟sky学数字IC/FPGA设计:RTL_FPGA实战培训

[复制链接]
发表于 2020-11-4 15:35:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1.   培训目标
通过一个真实的、复杂的视频处理项目的迁移,让学员亲自参与到一个复杂数字系统的IP设计,含IP specification定义,IP架构设计,IP RTL仿真,IPFPGA验证与调试。最终,学员能看到项目实际上电运行后demo的效果。
培训使用的FPGA开发板(2块):
demo_2.jpg
培训demo效果:
demo_3.jpg

2.    培训内容设计
a)   项目功能介绍
该项目是一个复杂的视频处理项目,含2块FPGA子板。
编码板:HDMI输入720P60的视频 à 图像采集,存入DDR à H.264视频编码à H.264码流传输(并行数据,handshake接口);

解码板:码流handshake接收与DDR buffer à H.264视频解码à HDMI输出720P60;
fpga实战_block diagram.png
b)   培训课题设计
1:SiliconThink提供整套FPGA开发板;原始的vivado设计工程(demo可以跑起来);
2:学员根据自身能力与兴趣,自行决定自己需要设计哪个(或多个)IP block;然后自己进行IP功能定义,RTL设计与仿真,FPGA集成与调试;
3: 如果学员能力强,可以在编码板的HDMI图像采集部分加入图像滤波功能(高斯/guided filter);
注意:SiliconThink在vivado设计工程中提交给学员的以上IP block,是经过综合后的DCP网表(并且带有运行时间限制,约10分钟),可以集成,但不能商用。对应IP block的参考设计在华为云服务器中,学员可以登陆阅读但是不能拷贝RTL源码。
c)   技术支持与指导
在1个培训周期内,相关学员会加入一个QQ群,所以问题请在QQ群内提问。由SiliconThink的专业工程师提供问题解答或技术指导(不一定直接给出答案,但是能给出思路与方法,需要学员自行解决问题)。也鼓励、欢迎学员间在QQ群内相互学习,相互解决问题。
学员自己设计的IP block,如学员自己觉得必要,可以通过E-mail提交给SiliconThink(siliconthink@126.com),由SiliconThink的工程师进行浏览并给出设计的修改意见(如有)。
注:学员通过任何方式提交IPblock给SiliconThink后,允许SiliconThink利用此设计在后续培训中作为范例使用。比如:作为reference design,设计对比分析的例子。但是SiliconThink不能用作别的商业用途。如果学员不愿意,请不要提交IP design给SiliconThink。
d)   板子调试的支持
1:SiliconThink提供文档,录像与技术支持;学员自己学习与努力,掌握FPGA debug的基本方法;
2: 学员到SiliconThink指定的地方(珠海市,香洲区),由SiliconThink提供现场技术支持;
注:
  1.    如需SiliconThink提供现场技术支持,学员必须先提交完整的IP设计开发源码,学员自己的FPGA vivado工程给SiliconThink;
  2.   学员的路费,食宿费用需要自理;
  3.   现场技术支持费用,由双方先行协商;
3.   培训计划
a)   主要节点:
学员自学阶段:SiliconThink先通过E-mail把FPGA设计的相关文档(FPGA设计通用文档,与项目无关)与视频发送给学员;学员学习掌握后,通过E-mail告知SiliconThink:项目培训可以开始;
IP开发阶段:SiliconThink发送完整的FPGA demo与相关文档给学员,学员自己选定IP block,并进行设计开发(含规格定义,RTL架构,RTL编码与仿真,vivado综合与集成,跑出FPGA bit);
FPGA测试调试阶段:SiliconThink寄送FPGA开发板给学员,由学员自己集成并调试;
FPGA现场技术支持:学员到珠海,SiliconThink提供现场技术支持,直到问题解决;
b)   主要节点周期:
1.   学员自学阶段:无时间限制;
2.   IP开发阶段:最长8周;
3.   FPGA测试调试阶段:最长6周;
4.   FPGA现场技术支持:无时间限制,直至问题解决;
4.   报名条件与方式
a)   报名条件:需要学员先行学习完成腾讯课堂中的《数字IC/FPGA设计入门》系列课,并提交课程中的3个设计实例完整的设计开发环境给SiliconThink:siliconthink@126.com;SiliconThink确认学员的技术状态后,E-maill告知学员否符合录取要求;如果能力强,也可以直接完成课程中的3个设计实例并提交。
《数字IC/FPGA设计入门》系列课链接:https://ke.qq.com/course/package/24207?tuin=64ce5e2a
设计实例的specification:见QQ群(877205676)共享文件;
      
b)   报名方式:提交3个设计到:siliconthink@126.com申请报名;
5.   收费方式
a)    学员收到报名确认邮件后,先行支付800.00元报名费;
b)    在“学员自学阶段”,学员可以随时选择退出,SiliconThink全额退还800.00报名费;
c)     学员再缴纳3000.00的培训费用后,进入“IP开发阶段”;一旦缴纳,所有已缴纳费用不退还;
d)    整个培训结束后,学员再支付1800.00元培训费用;如果学员对培训效果不满意,可以不缴纳或部分缴纳此部分费用,并通过E-mail告知SiliconThink不满意的原因;
收款信息:
户名:杨宇翔                     开户行:中国银行珠海兰埔支行
账号:6216 6070 0000 7735 981
早鸟优惠:每期第一位有效报名,各阶段费用享受8折优惠;每期第二、三位有效报名,各阶段费用享受8.8折优惠;老学员推荐的新学员,新学员各阶段费用享受8.8折优惠。

注:所有培训费用,可以提供增值税普通发票;根据情况,SiliconThink有权调整后续期次的培训费用。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-23 19:38 , Processed in 0.017114 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表