在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 孤独的自由

[求助] capless LDO的数字负载电容的评估?

[复制链接]
发表于 2020-9-7 11:17:37 | 显示全部楼层
本帖最后由 nanke 于 2020-9-7 11:20 编辑

ldo以前做的忘了。。。米勒补偿也忘完了
发表于 2020-9-8 09:47:28 | 显示全部楼层
建议你把PMOS做成两个或者多个,空载的时候少用几个,重载的时候多用几个。然后做弥勒补偿,把主极点放到PMOS的栅上,次级点放在输出级。流片出来之后,你就可以控制空载和重载的时候开多少个PMOS了,看一下瞬态稳定性的问题。
嗯,完美。
发表于 2020-11-6 16:19:26 | 显示全部楼层


andy2000a 发表于 2020-9-3 10:56
请问 , 规模很大等效寄生电容 到底会多大 ?  总不能 wholechip 去仿真  另一个问题 数字电路要省电, 可能 s ...


哪种capfree可行?
发表于 2020-11-7 23:49:56 | 显示全部楼层
三级的话,过冲应该会挺大的。
发表于 2020-12-1 19:36:01 | 显示全部楼层


sea11038 发表于 2020-9-3 10:30
此输出极点非单极点,对于共轭极点为嵌套式米勒补偿,不能单纯按单极点的米勒补偿来推算。
...


这种架构的论文可以分享下吗
发表于 2020-12-1 19:47:45 | 显示全部楼层


chenximing 发表于 2020-12-1 19:36
这种架构的论文可以分享下吗


详见附件。caplessLDO相关paper,多数都需要采取嵌套式密勒补偿。

caplessLDO相关paper.rar (12.93 MB, 下载次数: 270 )


发表于 2020-12-3 21:03:10 | 显示全部楼层


sea11038 发表于 2020-12-1 19:47
详见附件。caplessLDO相关paper,多数都需要采取嵌套式密勒补偿。


thanks
发表于 2021-4-9 15:29:10 | 显示全部楼层
11111111111111111
发表于 2021-4-28 14:03:54 | 显示全部楼层
下来看看,刚接触capless LDO
发表于 2021-4-28 14:05:00 | 显示全部楼层
其实要求不高,只有20mA负载给数字供电的LDO,估计不需要嵌套米勒补偿
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-19 08:37 , Processed in 0.025556 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表