在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5364|回复: 14

10MHZ输入变成100MHZ输出

[复制链接]
发表于 2003-9-2 09:32:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
哪位仁兄做过啊,给点意见,用MAX7128可不可以实现啊,能否给个VHDL的例子啊,先谢了
发表于 2003-9-2 09:44:12 | 显示全部楼层

10MHZ输入变成100MHZ输出

CPLD不能做。
 楼主| 发表于 2003-9-2 09:52:39 | 显示全部楼层

10MHZ输入变成100MHZ输出

看来要换芯片了,flex的可以吧,它可是FPGA,据说它内部就有倍频功能,怎么把它用起来,要编一段代码,还是要设置什么就可以了啊
发表于 2003-9-2 10:04:25 | 显示全部楼层

10MHZ输入变成100MHZ输出

具体得要查一下手册了,我只在xilinx的片子里用过倍频,倍频范围是有限的,而且对原始频率也有要求。不知altera的如何。
发表于 2003-9-2 10:40:48 | 显示全部楼层

10MHZ输入变成100MHZ输出

只要fpga内部有dll或pll,应该可以倍到。
 楼主| 发表于 2003-9-2 11:00:24 | 显示全部楼层

10MHZ输入变成100MHZ输出

如果有PLL,怎么才能做到倍频,写一段程序吗,给点思路,我的手册上好象没提这个功能,唉急死人啊
发表于 2003-9-2 13:23:51 | 显示全部楼层

10MHZ输入变成100MHZ输出

PLL都有现成的megacore可以调用啊
发表于 2003-9-2 13:35:34 | 显示全部楼层

10MHZ输入变成100MHZ输出

好像倍不了这么多
 楼主| 发表于 2003-9-2 15:35:03 | 显示全部楼层

10MHZ输入变成100MHZ输出

如果倍不了那么多,那怎么办啊?我现在要用CPLD去控制动态存储器,如果倍不了那么高的频那就是说要另外加一个100MHZ的时钟芯片给动态存储器了,苦啊!各位仁兄有什么办法可以解决啊!
发表于 2003-9-22 11:18:16 | 显示全部楼层

10MHZ输入变成100MHZ输出

唯一的办法:
VCO+PLL,PLL可以用CPLD实现,比如4046等功能,电路很简单,但是需要外部加滤波电路,一般是2阶
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:43 , Processed in 0.022331 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表