在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子

[求助] 求助!我在spicein生成schematic时,有一个c2是库里没有的。

[复制链接]
发表于 2017-10-10 15:14:02 | 显示全部楼层
回复 10# 一只傲娇的喵喵

就是说你用别人提供的gds和cdl run lvs会有很多error是吗?建议看看人家是否有提供lvs.rep之类的文件,check一下你的runset设置是否与其一致。如果一致了还run不过,那可能数据有问题吧,找vendor问问咯。
 楼主| 发表于 2017-10-12 17:30:48 | 显示全部楼层
回复 11# Snowy2016


    我的c2 在devicemap没有映射 我觉得是capcitor subtype填的C 但还是不对 带c2的都不能生成schematic.
    生成成功的又过不了lvs ,报错说
   
QQ截图20171012173109.png
这是什么问题啊?
 楼主| 发表于 2017-10-12 21:05:47 | 显示全部楼层
顶一下 那个c2还是没导出来
发表于 2017-10-13 09:52:24 | 显示全部楼层
认同4楼的说法
 楼主| 发表于 2017-10-13 15:54:00 | 显示全部楼层
回复 14# 太矽sun
我在reference 库里加了anolog库 ,但还是说找不到这个C2,device map 我也设置了,把capacitor mapped to cap,但还是失败了。网表里的c2是这样的 c2.png
 楼主| 发表于 2017-10-13 15:56:51 | 显示全部楼层
回复 8# Snowy2016


   这是我在spicein设置的device map spicein.png 可是带c2的还是导入不出来……
发表于 2017-10-16 08:57:38 | 显示全部楼层
回复 15# 一只傲娇的喵喵


   根据网表来看,C2在调用时是以“M开头”,且有四个端点,应该不是cap,反而像是MOS,建议楼主先弄清楚这个C2是什么。
 楼主| 发表于 2017-10-16 10:20:17 | 显示全部楼层
回复 17# Snowy2016
谢谢回复,已经弄清楚了这个C2其实是一个3.3v的nmos in nwell,但是我们的库里只有3.3vnoms 和3.3v nmos in deep nwell,没有他要的这种。我在device map 里把C2 mapped to n33,就可以导进来schematic了,但是lvs时有错误,是这样的 lvs_error.png 请问这该怎么办?
发表于 2017-10-17 08:49:52 | 显示全部楼层
楼主你把C2 map到别的type,lvs当然会有问题。根据你说的“C2其实是一个3.3v的nmos in nwell”,一般情况nwell里边做不了NMOS,我猜这个应该还是一种特殊的电容,我以前遇到过一种PPS cap大概就是这个样子,他的部分结构和MOS相似,但是多了一层MPOLY。建议楼主翻翻你目前制程的资料,也许会有所发现。理论上将,只要你用对PDK,就一定可以找到,除非你是porting的,那就另当别论了。
 楼主| 发表于 2017-10-17 15:46:14 | 显示全部楼层
回复 19# Snowy2016


   谢谢 !
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 06:33 , Processed in 0.021437 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表