在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7427|回复: 15

[求助] 运放型bandgap的启动问题(低电压结构)

[复制链接]
发表于 2017-7-13 21:03:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
(1)如图所示,利用运放虚短虚断原理,可以求得带隙电压为:Vref=R2/R1 (Vbe+R1/R0 VTlnN),在DC情况下,我将Vref调成500mV了(2)但是有一个关键问题,上电时发现电路无法启动(VDD先上电,PowerDown信号后上电),求这种带隙的启动电路推荐!!!




感激不尽

Image 1.jpg
 楼主| 发表于 2017-7-13 21:07:46 | 显示全部楼层
我尝试过opamp电流采用自偏置,而不是由带隙提供,这样的话op也要一个启动电路,带隙core也要一个启动电路。还是不能起来~
 楼主| 发表于 2017-7-13 21:09:39 | 显示全部楼层
要两个启动电路的话,感觉启动有个先后顺序,还不如用图示结构,但目前没找到合适的启动电路,求指导~
 楼主| 发表于 2017-7-13 21:10:35 | 显示全部楼层
自己顶一下
发表于 2017-7-14 07:29:04 | 显示全部楼层
sansen 16章先过一遍吧。1640那张图就是
 楼主| 发表于 2017-7-14 08:44:52 | 显示全部楼层
回复 5# 召唤出元素来

1640那个,是不是运放也加了启动,如果op没起来,即使反相输入端电压>同相,输出也没办法被拉低吧!
发表于 2017-7-14 09:18:10 | 显示全部楼层
这种结构论坛里有分享的资料,大概思想就是通过上电时拉高M10 gate电压,导通M4
 楼主| 发表于 2017-7-14 09:56:31 | 显示全部楼层
回复 7# xux1991


   谢谢~我试试!
发表于 2017-7-14 23:48:58 | 显示全部楼层
很有用。 谢谢。
发表于 2017-7-15 09:20:16 | 显示全部楼层
做过一次sansen里边的那种结构,运放如果建立慢的话,启动电路关闭的时候运放还没建立完,三极管上方的管子是无法提供电流的,试了一下更改启动关闭的参考点,将PMOS的栅极与VB相连,如果运放没建立,PMOS栅极是高电位,启动电路不关闭,直到运放正常工作为止。      PS:只知道启动电路在正常工作后应该彻底关闭,不知道还有其他什么要考虑的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:24 , Processed in 0.021074 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表