在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6947|回复: 4

[原创] 请问个关于IO排布的问题

[复制链接]
发表于 2016-9-23 20:10:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一般的IO排布是不是都基本上尽量均匀的放在版图4边啊?
现在有将近300个pad,每边75个,按照pitch 70的话,就相当于每边需要5mm多,但core本身很小,这个pad limited有什么方法可以进一步缩小面积吗? io pad还有别的放法吗?
谢谢
发表于 2016-9-25 11:34:26 | 显示全部楼层
这么多PAD,问一下你们的系统工程师,在能封出来的前提下最小的pitch是多少,不过75已经是很小了,不知道你们做的什么芯片,为什么会有这么多PAD,看看前端能否优化代码,或者复用PAD之类的方式,再或者看看你们的库里有没有那种可以将IO stagger摆放的库,能用这种库的话会将pitch压缩到很低。
我觉得最好的方式就是在代码上优化了。
 楼主| 发表于 2016-9-25 15:08:33 | 显示全部楼层
回复 2# zhanggd
一颗SoC芯片。IO以及各种资源都比较多,还要emif这种接口。功能PIN已经有200+了。stagger IO库的话,也省不了太多吧..谢谢。
发表于 2016-9-26 14:37:27 | 显示全部楼层
stagger IO 相比 inline IO可以节省一半啊,很有用的。一般的IO都是IO PAD比IO CELL大,如果是inline的,IO和IO之间还要用IO FILL CELL来填充。而stagger IO就是利用了这部分空间。
厂家提供的IO库一般会有normal, wide, narrow三类,对于pad limit的设计,尽量选择narrow的stagger io
IO的摆放方式和具体的封装形式也有很大关系。一般stagger会有两排焊盘。我在封装厂产线上看到有三排焊盘的封装,猜测芯片内部单边的IO就做了两行。
发表于 2018-12-23 20:54:11 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 14:07 , Processed in 0.018711 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表