在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2083|回复: 3

[求助] 在FPGA综合生成bit流时如何和对应的代码一一对应?

[复制链接]
发表于 2016-9-13 10:59:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我们在芯片设计或FPGA设计时,通常需要综合多次以确认最终的版本性能,相应的代码也会在SVN或CVS仓库上传,但是有时候为了修改某些代码引起的其他问题,这个时候就需要代码回退,比如说我们在某此修改后发现某功能失效,而观察前期的某综合版本,又能工作正常,这就是修改/优化引起的新的问题,这个时候就需要知道正常工作版本对应的代码,可是单纯从bit或pof,sof中无法获知代码版本信息,毕竟有时候的修改并不会上传打tag.想问各位在设计过程中怎么解决这个问题的?
发表于 2016-9-13 17:18:31 | 显示全部楼层
不需要每次修改都打tag,但是准备拿去FPGA综合的RTL,一定要留版本编号。
 楼主| 发表于 2016-9-13 18:48:06 | 显示全部楼层




    问题就是如何预留版本编号?你是用脚本自动生成readme么?一个团队合作开发的工程,有时候不同的人的修改就会去综合验证,这个时候就会显得很乱
发表于 2016-9-13 20:38:25 | 显示全部楼层
回复 3# grooprince

可以多个人修改自己负责的代码,但是传递RTL到FPGA综合或者DC综合的接口人只能有一个。由这个接口人统一负责综合代码的版本管理就不会出现你说的问题了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:56 , Processed in 0.027715 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表