在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2490|回复: 5

[求助] FPGA内做定点化除法

[复制链接]
发表于 2016-8-23 16:46:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
项目中除法复用比较多,定点话的除法怎么做?
发表于 2016-8-24 13:20:55 | 显示全部楼层
转成乘法,除法太占资源
 楼主| 发表于 2016-8-25 09:13:20 | 显示全部楼层
回复 2# frank_chen203


    有相关资料吗,我现在是把被除数放大,用浮点去做,但精度不够
发表于 2016-8-25 09:40:25 | 显示全部楼层
二进制中除法本质就是循环做减法,精度直接跟循环次数相关,想要提高精度就增加循环次数, 同时记住小数点的位置就行了。
不知道楼主对速度要求怎么样,如果要求不高,就用类似于手工算除法的方法,一个减法器加一些必要的寄存器就够了。这种算法的优点是结构简单,资源少
如果对速度有要求,就用radix4,SRT算法,单次循环的速度快,而且同样的精度,循环次数少。缺点就是面积大一些。
上边两种方法也可以做成流水线的,增加吞吐量,不过面积就会增加流水线级数倍。
 楼主| 发表于 2016-8-25 14:21:12 | 显示全部楼层
回复 4# jxk304
谢谢!我都试试看,找个最合适的
发表于 2016-9-4 17:53:24 | 显示全部楼层
学习了。。。。。。。。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 01:58 , Processed in 0.025572 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表