在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5622|回复: 5

[求助] 这种结构的buffer缓冲器有什么好处和坏处啊?

[复制链接]
发表于 2016-7-12 16:11:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 pigintree 于 2016-7-14 17:03 编辑

如下图,把第二级改成PMOS-CS结构,又怎么样?感觉CMRR仍然会很差吧?还有什么缺点和优点啊?
Buffer1.png
发表于 2016-7-13 10:12:57 | 显示全部楼层
单端输出目有CMRR的概念吧。这其实就是一个简单的二级结构的运放接成负反馈的形成的单位增益buffer。优缺点以二级运放的优缺点来分析
发表于 2016-7-14 01:19:15 | 显示全部楼层
优点:该结构不需要cmfb, 而且有M3和M4控制common mode output
缺点:增益不高,做buffer时offset比较大
 楼主| 发表于 2016-7-14 08:56:09 | 显示全部楼层
回复 3# Golden_Hawk

多谢了哈~
发表于 2016-7-14 10:23:41 | 显示全部楼层
这个电路镇不觉得有啥好处,M3/M4这样子diode连接,即便反馈,跟随精度很差的
发表于 2016-7-14 11:45:25 | 显示全部楼层
回复 4# pigintree


   没啥好处!这么低的增益,基本不太实用
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 20:15 , Processed in 0.023407 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表