在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2327|回复: 5

[求助] 奇数分频

[复制链接]
发表于 2016-7-6 10:01:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位兄弟,现在一个ASIC项目中需要一个5分频,将30MHz时钟分频成6MHz输出,看了百度上的一些资料,基本上都是用相或的方法实现的,且同时用了时钟的上下沿,但老大明确说不允许同时用时钟的上下沿,请问各位有什么好方法?
发表于 2016-7-6 10:41:15 | 显示全部楼层
如果占空比没有要求,使用上升沿时钟就可以了;如果要求占空比50%,只能同时使用正反相位时钟。你老大的要求是指不能出现negedge clk的写法吧,那你使用posedge clk_n咯。
发表于 2016-7-6 12:17:49 | 显示全部楼层
Jie.jpg
自己看吧,解都在图上
发表于 2016-7-6 13:47:05 | 显示全部楼层
一般来讲,双沿触发在设计中是不被允许的,某些综合工具也不支持;照目前你设计而言,30Mhz属于中低频设计了,一般而言是用其上升沿触发,除非对占空比有特定要求必须为50%,通常用posedge触发分频得到占空比为2:5或3:5的6Mhz时钟即可。
 楼主| 发表于 2016-7-7 10:46:53 | 显示全部楼层
回复 4# 高瞻forever


   谢谢,问了老大,与你的见解一样,可以这么做
发表于 2016-11-3 03:08:28 | 显示全部楼层
高速设计中,一般都是有独立的x分频clk,并且相关clk一定是balance的。目的是保证clk align.
非高速设计中,不一定独立create一个root clk, 可以用比如ck_latch产生duty cycle不是50%的clk,和clk-gating很类似,只不过在最后的CTS做balance即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 04:17 , Processed in 0.022318 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表