在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: zyw543716900

[求助] 运放输入管Vth太大怎么让他降一降

[复制链接]
发表于 2016-7-7 13:36:08 | 显示全部楼层
要考虑一下这个问题:Vgs-Vth调到什么值是合适的
发表于 2016-7-7 14:25:50 | 显示全部楼层
通常是採用這兩種方式1.換管子
2.對管子的
Body(基板本體)進行偏壓,不接到VSS上,而是接到一個電壓上,可是在佈局上就要採用DNW層將Body獨立出來。

希望對樓主有幫助。
 楼主| 发表于 2016-7-7 15:00:50 | 显示全部楼层
回复 11# liulangjianke


   之前也考虑过让衬底接一个电位,但是感觉这个好像是很乱来的套路啊 ,总感觉不太妥吧
 楼主| 发表于 2016-7-7 15:02:26 | 显示全部楼层
回复 10# myota


   这个书上只是说vgs>vth管子导通工作,可是具体大多少还真没有明确规定呢,你知道吗?可以讲讲吗?谢谢
发表于 2016-7-7 20:38:22 | 显示全部楼层
过驱余度不够别找vth的原因,你偏置没设好吧,你把左边的电流镜管调小或电流调大。还有一种叫衬底正偏技术,,可以减小vth,但都是文献上BB的,实际中见用的不多
发表于 2016-7-13 10:10:45 | 显示全部楼层
回复 13# zyw543716900


    MOS管偏置的选择主要是电流效率(功耗)、速度、噪声三方面的折衷;
    现在流行的基于gm/Id、基于inversion coefficient的设计方法就是在讨论这个问题;
    差分对工作在亚阈区是常见的选择;
发表于 2016-7-13 11:26:33 | 显示全部楼层
回复 14# 再来俩馍馍


   衬底偏执没多少意义,我是一般不会这么做的。 INPUT-pair的source voltage 接近current bias的Vdssat时候。衬偏效应并没有引起多大的Vth变化。花那么大代价做这么小的事,不太值当。
发表于 2019-5-30 15:17:40 | 显示全部楼层
lvt的管子
发表于 2019-5-30 15:39:43 | 显示全部楼层
Thank you~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:25 , Processed in 0.019568 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表