在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2365|回复: 2

[求助] simulink simulation of delta sigma modulator in PLL

[复制链接]
发表于 2016-6-16 10:27:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在用simulink仿真DSM的时候,把单位延迟换成触发器之后,输出频谱不再具有高通特性,各位有遇到过类似情况吗?手机没法发图,晚上补上。
 楼主| 发表于 2016-6-16 18:32:45 | 显示全部楼层

这张感觉就错了,但是又不清楚原因

这张感觉就错了,但是又不清楚原因

这张图还可以看出来时40dB/dec的斜率

这张图还可以看出来时40dB/dec的斜率
回复 1# danglang
发表于 2017-1-13 09:23:59 | 显示全部楼层
请问这个图是怎么仿真到的呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 14:55 , Processed in 0.028733 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表