在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2398|回复: 3

[原创] 关于正弦时钟信号的驱动能力问题,求助

[复制链接]
发表于 2016-5-1 23:03:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在有一个正信号,这个正弦信号要作为比较器的时钟信号,由于正弦信号是作为8个比较器的时钟信号,因此接上后发现驱动能力不够,请问这样的话是不是要用CML做成指数增长的buffer来增大驱动能力?谢谢大神。
发表于 2016-5-2 09:47:25 | 显示全部楼层
就Inverter串聯and逐級加大Width就可以了吧!
 楼主| 发表于 2016-5-2 14:24:49 | 显示全部楼层
回复 2# billlin
谢谢你的回答,不过这样不行,我是做的PI,加反相器级联的话,波形中间的相位关系就破坏了。
发表于 2016-5-2 16:02:06 | 显示全部楼层
看看速度吧,如果速度高的话,反相器肯定不行
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 09:47 , Processed in 0.022001 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表