|
发表于 2016-3-10 18:03:14
|
显示全部楼层
我也同樓主在此分享一下 placement 完該注意的事情:
1. Placement 完假如 timing constraint 沒有太大錯誤的話, 通常 timing violation 大約會是時鐘源週期的 10%上下吧. 至於邏輯級數超過 30 左右會不會不可行, 假設前端合成 timing 是 meet (純 cell delay 沒有 wire delay), 那會不會是 floorplan macro 造成 R to R 的分布太遠, 或是 adder 的強度太小之類.
2. Floorplan 有無問題, 可用 virtual route 再看 congestion map 分布就可以 debug route 線問題, 再配合 Hierarchy map 看看 module group 是不是分配到部隊的區域. |
|