在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1855|回复: 5

[求助] chip level 的input delay 和out put delay 设置

[复制链接]
发表于 2015-10-25 14:47:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教大家,做dc时,在top的io约束时,是否自己先设合适的input out delay,综合后报下violation,如果有明显的io violatio,则可以对出现violation的io创建virtual clock,然后加适当的latency,让io合理,重新优化,而到了cts后,根据io的violation再改virtual clock的latency,修复violation。。这个方法可行吗?如果可行,那有个疑惑,chip的input和output delay外边不是确定的吗?上述这样岂不是只要对内部优化好,就随便设置了?谢谢,对此很困惑,希望大神帮忙解答下,十分感激。
发表于 2015-10-26 08:08:53 | 显示全部楼层
io spec是芯片的外围约束决定的,根据芯片spec来的,如果不是要求,也可以放松,还是和芯片的工作模式有关系
 楼主| 发表于 2015-10-26 10:10:37 | 显示全部楼层
回复 2# icfbicfb

嗯,谢谢版主,那还有个疑惑是,如果input output delay,别人给了你确切的约束,自己综合时发现有violaition,能不能用create virtual clock的方法,给io violation 的点加上去,设clock latency ,消除violation,我觉得不行吧,这样不是欺骗工具放松 了io约束吗?
发表于 2015-10-26 11:39:43 | 显示全部楼层
io violation本来就是很虚的东西,可松可紧的,弹性很大

大家都关注内部core violation,没人关注io的,优先级较低
 楼主| 发表于 2015-10-26 14:43:08 | 显示全部楼层
回复 4# i好吧,谢谢版大,自己可能太纠结于io的优化了。。
发表于 2015-10-26 18:27:51 | 显示全部楼层
回复 4# icfbicfb

做主机芯片可以比较随意一点,做从机芯片就要按别人的要求来了吧。根据情况还是不同的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-16 17:58 , Processed in 0.020776 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表