在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1854|回复: 1

[求助] fsl总线数据收发问题

[复制链接]
发表于 2015-9-21 10:13:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,当前有一个项目需要把采集的数据发送出来,考虑采用microblaze + fsl自定义IP的方式实现。 image001.png
cup中fsl master的fifo统一设置为16,测试中发现,当cup中fsl slave的fifo设置为较小时,数据传输没有问题,当fifo设置较大时,程序一直停在write_into_fsl()这个指令(512及以下成功,4096失败)。该指令由xilinx提供,用于实现寄存器到fsl输出总线的传输,这是一个阻塞型的指令,处理器将一直停留在该指令直到fsl fifo的full flag变低。根据手册,这个问题应该是由发送fifo full引起的,但是问题是都还没有写他为什么fifo会变满呢?xps下cup中的fsl master和slave均使用bus_rst对其进行的复位。自定义IP设计为接收8个数据后,发送一定量的数据(较大)。请问大家遇到过这样的问题吗?求解?       for (i=0; i<8; i++)       {          write_into_fsl(input_0, input_slot_id);       }        for (i=0; i<FSL_RX_BUFFERSIZE; i++)       {          read_from_fsl(output_0, output_slot_id);       }
发表于 2015-9-22 17:29:08 | 显示全部楼层
你是如何修改fifo深度的?是直接修改的代码,还是通过交互界面设置?fifo有支持的最大深度,看看你配置的深度是不是超过了最大深度?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 06:52 , Processed in 0.023561 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表