在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6251|回复: 2

[讨论] LEF DEF

[复制链接]
发表于 2015-7-16 19:53:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
哪位大神知道LEF和DEF在数字集成电路后端设计中起的作用么,请不吝赐教塞!!!
发表于 2015-7-17 12:32:00 | 显示全部楼层
LEF(Library exchange format)是自动布局布线(APR)所必须的库文件,他主要分两个部分,Technology LEF和Cell LEF。Technology LEF里边包含工艺信息、设计规则信息、通孔信息等。Cell LEF中包含单元库中各单元的信息,其分为两个部分:一部分采用SITE语句对布局最小单位定义,另一部分是采用MACRO语句对单元属性及几何形状的描述。
后端的工作简单的说就是拿到前端给的网表(网表代表的就是逻辑门了),将其变成fundry制造芯片用的版图。也就是要把一个个的逻辑单元画到晶圆上的过程。(说白了就是个画图的过程,不过不是手工画,是机器画的)。那在画的过程中就要注意一些问题了,比如说你画的cell的形状了,连接cell的走线宽度什么的。这个在lef中都进行了定义。所以lef在后端的开始就需要了。
DEF(Design exchange format)设计交换格式。这个文件中包含了电路的连接关系,并且描述了电路布局布线后单元及互连线的具体物理信息。《物理信息》也就是位置大小方向等等,所以说DEF在后端的每一个阶段都可以生成,然后可以input去进行下一个步骤,或者去检查前一个步骤。
这个是我个人的理解吧,有错可以指出。我也是刚学不久
发表于 2017-8-10 15:49:51 | 显示全部楼层
学习了。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 10:41 , Processed in 0.462798 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表