在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13407|回复: 20

[求助] 反相器链延迟

[复制链接]
发表于 2015-5-25 21:15:24 | 显示全部楼层 |阅读模式
150资产
用反相器链对方波进行延迟,可是随着反相器链级数增加,虽然可以实现延迟效果,但是延迟后的方波的上升和下降时间都增加了,显得不像标准方波,请问:怎样可以既实现反相器链延迟,又可以尽量减小上升和下降时间???谢谢!

 楼主| 发表于 2015-5-25 21:16:53 | 显示全部楼层
求围观。。。
发表于 2015-5-26 08:57:10 | 显示全部楼层
增加后两级的驱动能力。
发表于 2015-5-26 09:51:07 | 显示全部楼层
通常做法是使用长沟道CMOS管的反相器延时,最后一级反相器使用大尺寸正常沟道CMOS增强驱动能力。
发表于 2015-5-26 10:32:20 | 显示全部楼层
发表于 2015-5-26 10:36:43 | 显示全部楼层
上升和下降时间,只与末级的驱动能力有关。
根据不同负载,适当增大末级和次末级的驱动能力。
 楼主| 发表于 2015-5-27 20:39:47 | 显示全部楼层
回复 6# xingdeming02


   谢谢
 楼主| 发表于 2015-5-27 20:41:57 | 显示全部楼层
回复 3# lwjee
 楼主| 发表于 2015-5-27 20:44:55 | 显示全部楼层
回复 3# lwjee


   谢谢,是不是增大后两级尺寸就可以较大驱动能力?
 楼主| 发表于 2015-5-27 20:45:36 | 显示全部楼层
回复 4# lzzwwl

万分感谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:02 , Processed in 0.023992 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表