在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2768|回复: 5

[求助] 请教一下如何分析place阶段被优化掉的单元?

[复制链接]
发表于 2014-10-31 14:03:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
因为是逆向的项目,所以要求不对逻辑电路进行优化,但是place_opt不可避免的会对逻辑进行优化,请教一下如何找出来哪些单元被优化掉了?
发表于 2014-10-31 14:40:38 | 显示全部楼层
不加入sdc呢
发表于 2014-10-31 14:43:47 | 显示全部楼层
如果实在不行,用edi好了,不加入lib和sdc 只是绕线,是可以的
 楼主| 发表于 2014-10-31 15:33:08 | 显示全部楼层
回复 3# fangwang85


   谢谢!之前是用create_fp_placement做了initial的place,然后就直接绕线了,省去了place,现在想试一下写个SDC,把工具会优化掉的单元set_dont_touch掉
发表于 2014-10-31 15:41:57 | 显示全部楼层
回复 4# 一路向前


   我edi熟悉点。icc还在初级阶段。我奇怪的是如果没有sdc ,icc会根据什么来opt。另外你怎么知道哪些cell会被opt掉。
 楼主| 发表于 2014-10-31 15:51:10 | 显示全部楼层
回复 5# fangwang85


   我也是刚开始接触~因为做完之后还用calibre做了LVS,从LVS的report里可以看出来被优化掉了一些单元
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 05:26 , Processed in 0.027399 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表