在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6284|回复: 5

[求助] DDR2 初始化不成功

[复制链接]
发表于 2014-10-14 10:08:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 fanny_haiyun 于 2014-10-14 19:04 编辑

在ML505板子上,利用MIG生成控制器对DDR2进行读写,用chipscope采样phy_inti_done,发现该信号一直为低。主要做的改动:1.改了mig生成ucf内的时钟约束和管脚位置
2.顶层文件调用DDR2 IP核,clk0,clk90和clkdiv0以及clk200通过DCM产生,DCM的输入是200M
3.DDR2输出的信号分配关键即为板子上DDR2的管脚
我把DDR2的ODT参数由75欧设为0,则初始化成功,不知道什么原因,ODT对DDR2的影响,谁能给解释下!
发表于 2014-10-14 17:44:46 | 显示全部楼层
我遇到一个同样的问题,不过我是用的Kintex7的PCIE开发板,ISE14.7 mig 1.9  直接用的生成的example
design ,仿真时init_calib信号能拉高,但是一下到板子里一直就是低,不知道怎么回事。
发表于 2015-2-3 10:47:06 | 显示全部楼层
我现在在用V5的板子来仿真DDR2,但是在自己写的工程中直接调用ddr2.xco,发现phy_init_done一直未低,说明DDR2初始化一直没有完成,不知道怎么回事,求助
发表于 2016-3-31 11:16:35 | 显示全部楼层
请问最后解决了吗?我最近也遇到了这个问题,能不能指点一下。
发表于 2016-12-8 17:17:01 | 显示全部楼层
回复 4# 王洁


   DDR初始化的问题你后来找到问题原因了吗?
发表于 2016-12-13 10:11:01 | 显示全部楼层
察看一下ip核是否破解
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-4 07:17 , Processed in 0.022260 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表