|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
带隙基准电路图如下,这个基准电压转电流后用在PLL系统中为各个模块提供偏置,其中运算放大器的带宽设计有什么要求呢?看过一篇论文上面说这个运放带宽没有多大要求,大概20M就可以了,我在想这个运放带宽会不会最终影响PLL的锁定时间? 影响有多大?如果对带宽没要求,我最近在考虑可不可以把这个运放做成工作在亚阈值区的运放,带宽几M就够了,这样就可以做到极低功耗,请问有人这样做过吗? 又或者工作在亚阈值区的运放稳定性怎么样??Corner能过吗??流片出来的成功率大不大?或者稳定度高不高?以前有看到帖子说亚阈值区拿到工程界去应用基本不行,只能做做论文,希望有大侠求证! 谢谢!
|
|