在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 何平

[求助] PLL中分频器的相位噪声仿真

[复制链接]
发表于 2022-4-13 21:20:01 | 显示全部楼层
这是cadence的什么软件? spectreRF吗?
发表于 2023-10-26 13:56:44 | 显示全部楼层
本帖最后由 meet 于 2023-10-26 14:19 编辑


conan85420 发表于 2022-4-13 20:49
我觉得可能是仿真精度不够,应该选最高精度conservative。
beat frequency 填写分频器的输出分频时钟频率。 ...


你好,cadence514的beat frequency不能设置比激励源的频率更小的值,请问怎么解决

不好意思,是我设置反了

pss 设置

pss 设置
发表于 2024-9-19 11:10:25 | 显示全部楼层


liuycto 发表于 2014-9-16 09:19
回复 1# 何平

你观测的频率必须是您参考频率的整数倍才可以,也就是200*i(i=1,2,......) ...


说的没错,DIV的beatfreq要用你VCO输出的频点,也就是你参考频率的倍频,再去扫PSS+pnoise
发表于 2025-2-18 11:38:14 | 显示全部楼层
我beat freq设置成分频器中最小的freq就可以收敛了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-19 09:01 , Processed in 0.017612 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表