|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
急求各位大侠:
在MIPI(for RF)接口中, SSC的规定是master发出两个CYCLE的SDATA标识(1个cycle为1,1个cycle为0),同时master发出的时钟sclk信号为0。当slave检测到这两个信号满足时,便认为是一个ssc,即包开头。
我想问的是,slave没有sclk可用的情况下,如何去检测sdata呢,又如何检测到sdata满足timing呢?
多谢。 |
|