|
发表于 2014-8-7 23:02:02
|
显示全部楼层
做为多年从事PLL芯片的体验是做出功能很简单,但是把PFD和CHAREGE PUMP,VCO,分频器, 小数分频数字电路,这四部分出个简单东西很容易,做深入了就很难了,这也不是在校大学生和老师可以做好的,因为这里面涉及了许多其他方面的知识,只有逆向学习很多老外实际产品电路,才能有操千器而后识器的感觉。
至于很多人说的ADPLL很难,模拟PLL很简单。这个观点我是不赞同的,所有东西,当你需要做到极致时,所有都很难。鉴相器HMC704颠覆了传统观念中CMOS电路归一化噪声不可能小于-230dBc/Hz的观点,还有Hitittite的PUSH-PULL系列VCO 将单片的相位噪声做的和传统DRO水平接近,颠覆了电感是制约相噪的主要矛盾观念,还有认识的一个华为牛人将100MHz的石英晶体振荡器的1kHz相位噪声提高到-165dBc/Hz,而此前国外产品基本上是-155dBc/Hz.最近siliconlab的时钟芯片,将单片抖动控制到200fs以内。这些都是传统成熟电路,大家都公认很难提高 |
|