在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2721|回复: 2

[讨论] 单个clock gating的使用

[复制链接]
发表于 2014-5-20 16:12:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想再时钟的输入端附近添加一个clock gate,而gate之后的时钟才给后面所有的寄存器使用。例如,
clock pin: clk,
gating pin: start
output clk: clk_gated

当我使用insert_clock_gating命令的时候,网表中会产生很多个clock gate,从而导致大量面积的浪费。
但当我自己写一个clock gate的时候,DC却不能识别到,不知道是怎么回事。工具是会自动识别还是需要一些控制命令呢?
代码如下:




  1.   assign clk_gated = start_reg & clk;
  2.   
  3.   always @(posedge clk or negedge reset) begin
  4.         if(!reset) start_reg <= 0;
  5.         else start_reg <= start;
  6. end


复制代码
 楼主| 发表于 2014-5-20 16:13:54 | 显示全部楼层
另求问,这时候clk_gated是否需要设generate clock呢?
发表于 2014-10-23 21:06:13 | 显示全部楼层
回复 2# nature19900303


   为什么不能识别呢?DC应该知道这是一个门控啊,应该不用create_generated_clock,在clock端只做一个create_clock就行,DC会通过clock上的与门
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-6 23:07 , Processed in 0.015802 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表