在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2288|回复: 4

[求助] 求助帖!问ADPLL中数字滤波器的问题!!!

[复制链接]
发表于 2014-3-26 13:43:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在ADPLL中phase detector的码字包括整数和小数部分WI和WF这两个部分
而这两个部分的长度一般都有十几位甚至二十位(一个例子是整数部分是8位,小数部分是15位)
但是在三中工作模式中
滤波器的输出只有6位
求问在每个工作模式中,如何实现高精度向低精度的转换!!!???
求问!!!
发表于 2014-3-26 15:14:40 | 显示全部楼层
可能截尾和饱和都需要把
发表于 2015-3-23 17:24:51 | 显示全部楼层
我也想知道,有效字长效应怎么解决
发表于 2016-8-5 00:50:57 | 显示全部楼层
sigma-Delta modulator
发表于 2017-10-9 12:06:25 | 显示全部楼层
回复 1# 小悟空162


   可否请教您一下关于DLF控制DCO,一直没有搞清楚!我的DLF出来是24bits,但是模拟那边说DCO是6+7+7的结构,就是粗6+中7+细7!
现在不知道过去怎么控制,烦请指点一二
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-17 13:07 , Processed in 0.025368 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表