在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 6194|回复: 20

[求助] 从事模拟设计多年的人,求助一个数字初级问题。

[复制链接]
发表于 2014-1-10 14:58:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 icfriend 于 2014-1-10 15:21 编辑

从事模拟设计多年的人,求助一个数字初级问题。
希望实现的功能如图,同时有32K的时钟。
其实很简单,就是输入持续为低1mS,输出就为低。输入持续为高1mS,输出就为高。
1ms不用太精确 0.8~1.2mS以内都行,不要太复杂,不用考虑太特殊的情况。比如1mS内输入一直为低,就是中间有几个微秒的时间短暂为高,短暂的高电平可以忽略。
你能否给我门级的电路图。能否发到 ictuijian@163.com 谢谢啊。

1

1

2

2
 楼主| 发表于 2014-1-13 15:00:46 | 显示全部楼层
没人,可怜啊
发表于 2014-1-14 09:50:18 | 显示全部楼层
这个用555定时器不能做吗??555+简单的逻辑应该可以的
发表于 2014-1-16 11:40:46 | 显示全部楼层
你这个问题看起来很简单,但实际不好搞。
主要原因就是怎么忽落中间不规则信号。如果是规则的直接降频就可以,但是从你的要求看不是。
所以我的建议还是用模拟方式吧,加个二级滤波就可以解决。
发表于 2014-1-16 12:27:21 | 显示全部楼层
能否加个检测脚,在多少时间内检测到的信号是同一个信号,则确认输入改变,然后输出改变
发表于 2014-1-26 10:57:34 | 显示全部楼层
这个类似于一个信号的发生,简单点的办法,用一个单片机可以解决的,但是楼主如果想用硬件去实现,还是有点困难的, 看能不能用比较器去实现你说的这个波形。    个人感觉窗口或者滞回比较器可能有点思路。
发表于 2014-2-7 10:06:43 | 显示全部楼层
两个施密特反相器中间加一个RC1ms延迟不知道是否可以。
发表于 2014-2-11 18:07:14 | 显示全部楼层
回复 7# bonapeart


   这个感觉有点思路阿, 利用rc延迟和施密特的阈值电压来滤除抖动. 可问题是RC电路不是模拟的吗?那这是模数混合了。
发表于 2014-2-22 16:50:16 | 显示全部楼层
这个用HDL比较好做,对信号用时钟采样,根据时钟的频率,连续N个1或者0才输出1或者0.
发表于 2014-3-3 16:32:37 | 显示全部楼层
我有个问题,如果输入信号既不满足高电平持续1mS或以上, 也不满足低电平持续1mS或以上,那输出应该是什么状态呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-18 22:18 , Processed in 0.030836 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表