在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1985|回复: 4

[求助] 输入端口分别经过两个时钟域,应该如何进行DC约束呢

[复制链接]
发表于 2013-12-18 11:27:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果design中的一个input port 在电路中前后分别给两个时钟域发送数据,应该如何处理呢?我是按照下面这种做法设置的:
set_input_delay 10 -clock clk1 “data_in”
set_input_delay 20 -clock clk2 “data_in”
但是这样compile之后,用report timing path 好像说第一个没有约束,之后第二个的timing,但是电路中确实这个两个路径都是存在的,感觉好像第二条命令把第一条命令覆盖了,不知道应该如何约束?求大神帮助
发表于 2013-12-18 13:28:48 | 显示全部楼层
顶一个
发表于 2013-12-18 15:12:21 | 显示全部楼层
第二句再加个-add
发表于 2013-12-19 23:19:19 | 显示全部楼层
#3 正解!!
发表于 2013-12-21 20:53:54 | 显示全部楼层
set_input_delay 10 -clock clk1 “data_in”
set_input_delay 20 -clock clk2 “data_in” -add_delay
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 01:27 , Processed in 0.027281 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表