在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1487|回复: 2

[求助] DC综合,双时钟问题

[复制链接]
发表于 2013-12-10 22:52:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教一下DC综合,双时钟问题
设计中用到两个时钟,CLK1,CLK2
在要综合的模块中有两个时钟输入,CLK1 和 CLK_mx, 其中CLK_mx=CLK1 | CLK2; CLK1和CLK2同时刻只有一个有效,另一个为0

CLK_mx=CLK1 | CLK2故意放到综合之外的模块,没有放进去综合,也就是对于综合模块来说有有两个时钟输入CLK1 和 CLK_mx,里面各模块分别用这两个时钟来跑。

请问这种涉及的两个时钟的情况要怎么约束好?

我分别对这两个时钟做 create_clock  set_clock_latency  set_clock_uncertainty等,综合报告里报:
warning: design "XXX" has ‘1’ unresolved references. For more detailed information, use the "link" command.
发表于 2013-12-11 10:20:19 | 显示全部楼层
在第二个create_clock后加 -add 这个选项试试
 楼主| 发表于 2013-12-11 21:54:52 | 显示全部楼层
Clk1和clk2不同时有效,clk1是端口发指令时和sda一起发进来的,在接收到外部指令后,内部时钟clk2才有效,
Clk1高频,clk2低频
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-26 18:39 , Processed in 0.025902 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表