在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5881|回复: 18

[讨论] 带隙基准输出作为OSC内部比较器的参考电平为随OSC抖动

[复制链接]
发表于 2013-11-20 09:36:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这两天在弄一个OSC,但是在和bandgap联合仿真时,用VBG作为OSC内部比较器的一个参考比较电平时,随着OSC的工作,VBG会以一样的频率抖动按道理VBG驱动的是gate,不该受到影响。。这个是什么原因呢?
试着将VBG经过一个buffer得到VREF,用VREF再去驱动OSC,但是VREF还是会抖动。

有大虾遇到类似问题的,帮忙说说下是什么原因引起抖动,有没有什么解决办法?谢谢
发表于 2013-11-20 10:29:00 | 显示全部楼层
这个是gate寄生电容couple来的,必然会有,如果OSC频率高,就直接在VREF上串联一个RC滤波就可以了
发表于 2013-11-20 10:39:33 | 显示全部楼层
把buffer做成低输出电阻的试试,抖动一定会存在,只要抖动低到可接受范围就行了,别指望完全去掉
 楼主| 发表于 2013-11-20 12:54:03 | 显示全部楼层
回复 2# could5


    嗯,这个办法应该可行,试试看
 楼主| 发表于 2013-11-20 12:55:00 | 显示全部楼层
回复 3# whb610


    buffer做成低输出阻抗,为什么?
发表于 2013-11-20 15:05:15 | 显示全部楼层
回复 5# lionlinok


    他的意思是增加驱动能力。
 楼主| 发表于 2013-11-20 17:22:51 | 显示全部楼层
回复 6# hszgl


    哦,谢谢,我如果用单级的差分运放,那么偏置电流大一些应该就可以了吧
发表于 2013-11-20 17:29:59 | 显示全部楼层
回复 7# lionlinok


    具体原因我不了解。一起学习学习。
 楼主| 发表于 2013-11-20 17:58:18 | 显示全部楼层
回复 8# hszgl


    嗯,跟论坛里的大虾学习学习,做了一些模块,但是很多模块一起联合仿真,上电曲线啥的都不一样了呵呵。好多值得深究的问题。
发表于 2013-11-20 21:31:24 | 显示全部楼层
回复 9# lionlinok


    其实仿真的时候都还好说。等tapeout出来再测到奇葩的现象才头痛。又不能把哪个管子挖出来看。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:18 , Processed in 0.028090 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表