在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4859|回复: 2

[求助] 用conv_integer转换后位宽的问题

[复制链接]
发表于 2013-11-19 20:57:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在VHDL中有些疑问:conv_integer()将SIGNED,UNSIGNED,STD_LOGIC,STD_LOGIC_VECTOR等类型强制转换成INTEGER。这样的话转换后的数据就存在位宽上的差异。
     比如:
        SIGNAL  a  STD_LOGIC_VECTOR (1 downto 0);
        经过conv_integer(a)后,返回值便成为一个32位的INTEGER,这样就会同原来的位宽不一致。由于这样的问题,如果这样写代码:
      
       SIGNAL  a  STD_LOGIC_VECTOR (1 downto 0);
       SIGNAL  b  STD_LOGIC_VECTOR (3 downto 0);

       b(conv_integer(a)) <= '1';

       按照上述的分析,应该是有错的,但是在ISE中却不认为有错,请问关于conv_integer()该如何理解。
发表于 2013-11-19 23:52:03 | 显示全部楼层
这个没有错吧?b的下标用整数表示没问题的。关键看你用在什么地方。
发表于 2013-11-20 14:20:37 | 显示全部楼层
如LS所说,转成整数型用于下标,表示多少个元素,根据你真实所用的量,会被综合后优化掉。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 12:30 , Processed in 0.016202 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表